最近RTX狀況之拙見
因為GPU供電是多相VRM,各相依序運作,交錯時會產生一個很小的空窗期,所以會疊加一個交換頻率*相數的交換雜訊在輸出上,這時輸出端會配置兩種電容,SP-CAP/POSCAP與MLCC,前者容值較大,可儲能,主要用於交錯空窗期釋放輸出以穩定輸出,後者因為等效阻抗低,用於輸出端高頻雜訊去耦/退耦(另一個說法是把高頻雜訊旁路到GND上),一般來說兩者要混合搭配,因為核心電壓很低,如果VRM輸出的高頻雜訊振幅太大時,會導致電路誤動作(因雜訊疊加電壓後影響高速信號H/L判斷),如果都只有SP-CAP/POSCAP,則高頻雜訊沒地方走,如果只有MLCC,又不夠在相與相交錯的空窗期提供足夠儲能穩定輸出,SP-CAP/POSCAP與MLCC是相輔相成,缺一不可
主機板CPU插槽中央或是背面,也可以看到許多的MLCC,有些使用者會依此作為用料的參考
以上報告完畢
旁路 電容 雜 訊 在 Analog Devices台灣亞德諾半導體股份有限公司 Facebook 八卦
[新品快訊]
ADI低壓差線性穩壓器可實現更乾淨和更快速的通訊
(2016年3月17日台北訊)Analog Devices(ADI)亞德諾半導體公司宣佈推出兩款低壓差線性穩壓器(low dropout regulator, LDO) 系列,具有超低雜訊性能,可消除系統干擾雜訊,改善接收器、發射器和音訊品質。ADP176x 和 ADP715x LDO的目標應用包括:無線基地台、有線通信、工業量測設備、高階音訊設備和醫療裝置等。這些新款的 LDO 能為雜訊敏感型精密類比和射頻應用,特別是需要更高的資料速率時,實現更乾淨的供電軌、更快的暫態響應和更高的電源抑制比 (PSRR)。
在很多應用中,更高的資料速率要求更乾淨的供電軌,以便驅動敏感的半導體元件。隨著速度增加,半導體製程從65nm降到 28nm或更小,也讓此問題變得更加棘手。ADP176x 和 ADP715x LDO支援的雜訊敏感型應用數量不斷擴大,其中包括射頻收發器、壓控振盪器、鎖相迴路合成器、 時脈和高速 A/D 及 D/A 轉換器。這些最新的LDO因不需要包括額外的被動元件(包括外部濾波器和旁路電容),因此可縮小PCB 尺寸和降低成本。
ADP176x 和 ADP715x LDO 具有出色的雜訊和 PSRR 性能。ADP176x 系列可提供高達 3A 的輸出電流,工作輸出電壓範圍為0.5 V 至 1.5 V。這種低電壓輸出操作組合滿足許多新興應用的高電流核心電軌需求。ADP715x 系列可支援1.2 V 至 3.3 V輸出範圍,並具有業界領先的1.6 µVrms雜訊性能(10 Hz 到 100 kHz),同時由於具有2 µVrms (100 Hz 至 100 kHz) 以下的超低雜訊性能而將LDO輸出電流範圍從雜訊擴展至最高2A 。這種超低雜訊和更高電源抑制比性能的組合為更高的LDO功率等級設下了新的基準。